專營標籤貼紙,標籤機,條碼機,傳真機,條碼貼紙
    關於我們   標籤資訊   最新訊息   常見問題   條碼貼紙規格列印測試   聯絡我們
最新訊息 > PCB設計八大誤區

文章来源:http://www.sohu.com/a/169445822_99987992

原標題:PCB設計八大誤區在我們PCB設計時中,自己想當然認為的一些道理往往會出現些差錯。電子工程師在電路設計中也會有這樣的例子。誤區一這板子的PCB設計要求不高,就用細一點的線,自動布吧點評:自動布線必然要占用更大的PCB面積,同時產生比手動布線多好多倍的過孔,在批量很大的產品中,PCB廠家降價所考慮的因素除了商務因素外,就是線寬和過孔數量,它們分別影響到PCB的成品率和鉆頭的消耗數量,節約了供應商的成本,也就給降價找到了理由。誤區二都用電阻拉一下總線信號,會放心些點評:信號需要上下拉的原因很多,但也不是個個都要拉。上下拉電阻拉一個單純的輸入信號,電流也就幾十微安以下,但拉一個被驅動了的信號,其電流將達毫安級,現在的系統常常是地址數據各32位,可能還有244/245隔離后的總線及其它信號,都上拉的話,幾瓦的功耗就耗在這些電阻上了。誤區三CPU和FPGA不用的I/O口怎么處理呢?先空著它,以后再說點評:不用的I/O口如果懸空的話,受外界的一點點干擾都皆可能成為反復振蕩的輸入信號,而MOS器件的功耗基本取決于門電路的翻轉次數。如果把它上拉的話,每個引腳也會有微安級的電流,所以最好的辦法是設成輸出。誤區四用不完的FPGA這些,可盡情發揮點評:FGPA的功耗與被使用的觸發器數量及其翻轉次數成正比,所以同一型號的FPGA在不同電路不同時刻的功耗可能相差100倍。盡量減少高速翻轉的觸發器數量是降低FPGA功耗的根本方法。誤區五不考慮功耗都很低的小芯片點評:對于內部不太復雜的芯片功耗是很難確定的,它主要由引腳上的電流確定,一個ABT16244,沒有負載的話耗電大概不到1毫安,但它的指標是每個腳可驅動60毫安的負載,即滿負荷的功耗最大可達60*16=960mA,當然只是電源電流這么大,熱量都落到負載身上了。誤區六存儲器只需用OE和WE兩信號就可以了,片選就接地,數據會出來得快點評:大部分存儲器的功耗在片選有效時將比片選無效時大100倍以上,所以應盡可能使用CS來控制芯片,并且在滿足其它要求的情況下盡可能縮短片選脈沖的寬度。誤區七只要匹配得好,就可消除所有過沖點評:除了少數特定信號外,都是有過沖的,只要不是很大,并不一定都需要匹配,即使匹配也并非要匹配得最好。一般信號在輸出高電平和輸出低電平時的輸出阻抗并不相同,也沒辦法做到完全匹配。所以對TTL、LVDS、422等信號的匹配只要做到過沖可以接受即可。誤區八降低功耗只與硬件方面相關,與軟件沒關系點評:總線上幾乎每一個芯片的訪問、每一個信號的翻轉差不多都由軟件控制的,如果軟件能減少外存的訪問次數、及時響應中斷及其它爭對具體單板的特定措施都將對降低功耗作出很大的貢獻。資料來源于微信公眾號捷多邦PCB返回搜狐,查看更多責任編輯:聲明:本文由入駐搜狐號的作者撰寫,除搜狐官方賬號外,觀點僅代表作者本人,不代表搜狐立場。閱讀()

關鍵字標籤:官方網站